前一陣子設計一個數位電路,無意間發現一個特殊現象,它會造成過大消耗電流情形。
一般電子工程師都知道,數位電路通常使用正邏輯,也就是高電位代表邏輯一,低電位代表邏輯零,如果是 5 V 系統,輸入信號不是 5 V 不然就是 0 V。
倘若這時候,外部電路輸入 2.5 V 會發生什麼事?
我遭遇的狀況是判讀為邏輯一,但是比正常的邏輯一耗電多 N 倍。
圓冪定理
-
圓冪定理包括相交弦定理,割線定理,切割線定理。 相交弦定理 切割線定理 資料來源:
https://zh.wikipedia.org/zh-tw/%E5%9C%86%E5%B9%82%E5%AE%9A%E7%90%86
1 天前
是因為P=IV,固定的額定輸出功率條件下,電壓與電流成反比,所以V狀態為Hi的一半、致使I狀態為V在Hi時的2倍?
回覆刪除或者V不上不下,在這個狀態出現反覆切換,所以耗費過大的電流。
薛老師您好,
回覆刪除我遇到的狀況增加的電流不只兩倍,應該是我想設定 MCU 進入睡眠模式,但是受這隻 IO PIN 影響,一直被喚醒的關係。